HARIZE Saliha2023-03-272023-03-272014https://dspace.univ-annaba.dz//handle/123456789/2422H.264/AVC est la norme de compression vidéo la plus récente. Elle est basée sur une transformation en cosinus discrète (TCD) entière sur des blocs 4x4, et aussi sur des blocs de taille 8x8 dans le profil FRExt. Les filtres anti-blocs, filtres de type RIF sont alors introduits pour corriger le fameux problème des artefacts. Ce travail présente, d’abord, une analyse des performances du standard H.264/AVC en menant des tests sur des paramètres, dont les plus importants sont ceux relatifs aux aspects du standard H.264/AVC mentionnés ci-dessus. Les simulations sont effectuées avec la plateforme JM 18.2. Ensuite, une méthodologie d’implémentation de filtres RIF sur un circuit de type FPGA est décrite. Une implémentation de la transformée en ondelettes discrète (TOD) à une dimension et à un niveau a été également réalisée. Enfin, des implémentations de la transformée en cosinus discrète (TCD) entière 4x4, entière 8x8, et classique 8x8 sont exposées. Leurs performances sont évaluées et comparées. La description est faite en VHDL et les tests réalisés à l’aide du logiciel ModelSim-Altera 6.3g_p1. Les résultats, confrontés avec ceux obtenus avec Matlab, ont prouvé le bon fonctionnement de l’implémentation. Les performances de la réalisation sur le circuit Cyclone II EP2C35F672C6 estimées avec Quartus II 8.1 Web Edition d’Altera, ont montré un bon compromis entre la surface occupée et la consommation électrique, et surtout une grande vitesse qui répond aux exigences du traitement en temps réel.frEtude et implémentation d’un codeur vidéo sur un système embarqué de type FPGA : Applications aux transformations orthogonales du codeur H264/AVCThesis